# 低功耗同步解调器设计考虑因素

作者: Brian Harrington

# 简介

"同步检波器助力精密低电平测量"一文刊于2014年11月的《模拟对话》杂志,该文讨论了存在相对较高噪声电平情况下使用同步解调测量低电平信号的优势。本文讨论在严格的功耗和成本限制系统中使用同步解调进行传感器信号调理时的一些设计考虑因素,进一步深入该话题。经仔细设计后,模拟系统在简洁性、低成本和低功耗方面将会是无与伦比的。该架构将在模拟域中执行大部分信号处理。

# 传感器激励

传感器随处可见,它们用来测量温度、光照、声音和其他各种环境参数。一些传感器的输出电压或电流取决于某些物理参数。例如,热电偶产生与参考结点和测量点之间温度差成比例的电压。大部分传感器的传递函数相对于物理参数遵循已知的关系。传递函数通常是一个阻抗,电流是传感器输入,而传感器两端的电压表示目标参数。阻性传感器(比如称重传感器、RTD 和电位计)分别用来测量应力、温度和角度。就一阶而言,阻性传感器与频率无关,并且没有相位响应。

很多传感器因为它们的传递函数随频率和相位改变,所以要求使用交流激励信号。这样的例子有感性近距离传感器和容性湿度传感器。生物阻抗测量可以获取有关呼吸率、脉搏率、水合作用和其他各种生理参数。这些情况下,幅度、相位(或两者)都可用来确定检测参数的数值。

在某些应用中,传感器可以把待测样本转换成感应器。例如, 色度计使用 LED 将光线照射穿过待测液体样本。样本的光吸收 调制光电二极管检测的光量,以便揭示待测液体的特性。血氧 含量可以通过测量血管组织中的红光和红外光吸收之差来确 定。超声传感器根据超声在气体中行进的多普勒频移来测量气 流速率。所有这些系统都可以使用同步解调来实现。 图 1 显示的是测量传感器输出信号的同步解调系统。激励信号  $f_x$ 用作载波,传感器以幅度、相位(或两者同时)作为待测参数 的函数进行调制。信号可能经过放大和滤波,然后再由相敏检 波器(PSD)向下调制,回到直流状态。输出滤波器(OF)将信号带 宽限制在待测参数的频率范围内。



图1. 同步解调系统

传感器输出端的噪声可能受内部源或外部耦合的影响。低频(1/f) 噪声经常会限制传感器或测量电子设备的性能。很多传感器还容易受到低频环境噪声的干扰。光学测量容易受到背景光照的影响;电磁传感器容易受到电源辐射的影响。自由选择激励频率以避开噪声源是同步解调的重要优势。

选择一个可以降低这些噪声源影响的激励频率是优化系统性能 的重要途径。所选激励频率应当具有较低的噪底,并离开噪声 源足够距离,以便适当进行滤波便可将噪声降低至可以接受的 水平。传感器激励通常是功耗预算中最大的一块。如果传感器 的灵敏度与频率的关系已知,则在灵敏度较高的频率处激励传 感器即可降低功耗。

## 相敏检波器

若要理解抗混叠滤波器(AAF)和 OF 的要求,则需理解 PSD。考虑通过激励信号将输入信号同步扩大+1 和-1 倍的 PSD。这等效于输入信号乘以相同频率的方波。图 2a 显示的是输入信号、基准电压源和 PSD 输出的时域波形,图中,输入信号为方波,任意相位与基准电压源相关。

当输入和基准电压完全无相移时,相对相位为 0°,开关输出为直流,且 PSD 输出电压为+1。随着相对相位增加,开关输出成为基准频率两倍的方波,且占空比和均值线性下降。相对相位为 90°时,占空比为 50%,平均值为 0。在 180°相对相位处,PSD 输出电压为–1。图 2b 显示了相对相位在 0°至 360°范围内扫描时的 PSD 平均输出值,输入信号为方波和正弦波。





图 2. (a) PSD 时域波形 (b) PSD 输出平均值与相对相位成函数关系

正弦波情形没有方波情形那么直观,但可以通过逐项相乘并分解为相加项和相减项而计算,如下所示:

$$V_{PSD}(t) = \frac{2\sqrt{2}V_S}{\pi} \cos(f_R \pm f_S \pm \theta_S) - \frac{1}{3} \cos(3f_R \pm f_S \pm \theta_S) + \frac{1}{5} \cos(5f_R \pm f_S \pm \theta_S) - \dots$$

正如预计的那样,PSD 在基频处生成与输入信号相对相位的余弦成比例的响应,但它同时也会生成针对信号所有奇次谐波的响应。若将输出滤波器视为相敏检波器的一部分,则信号传输路径看上去就会像是一系列以基准信号奇次谐波为中心的带通滤波器。带通滤波器的带宽由低通输出滤波器的带宽确定。PSD输出响应是这些带通滤波器之和,如图 3 所示。出现在直流端

的响应部分落在输出滤波器的通带内。出现在基准频率偶次谐 波的响应部分将由输出滤波器抑制。



图 3. 有助于 PSD 输出的信号输入频谱

乍看之下,谐波的无限求和混叠进入输出滤波器通带,似乎使这种方法失效。然而,由于每一个谐波项都成倍缩小,并且各谐波噪声以平方和的平方根方式相加,噪声混叠的影响得以减轻。假设输入信号的噪声频谱密度不变,那么就可以计算谐波混叠的噪声影响。

使  $V_n$ 成为以基频为中心的传输窗口的积分噪声。总 RMS 噪声  $V_T$ 为:

$$V_{T} = \sqrt{\left(V_{n}^{2} + \left(\frac{V_{n}}{3}\right)^{2} + \left(\frac{V_{n}}{5}\right)^{2} + \ldots\right)} = V_{n}\sqrt{\left(1^{2} + \left(\frac{1}{3}\right)^{2} + \left(\frac{1}{5}\right)^{2} + \ldots\right)}$$

使用简便的公式对几何级数求和:

$$\sum_{k=0}^{m} \frac{1}{(2n+1)^2} = \frac{\pi^2}{8} = 1.23$$

谐波窗口导致的 RMS 噪声增加量为:

$$V_T / V_n = \sqrt{\left(1^2 + \left(\frac{1}{3}\right)^2 + \left(\frac{1}{5}\right)^2 + \ldots\right)} = \sqrt{1.23} = 1.11$$

因此,所有谐波窗口产生的 RMS 噪声使总噪声仅增加 11% (或 1dB)。输出依然容易受到带通滤波器的通带波动影响,并且 PSD 之前的传感器或电子器件谐波失真将导致输出信号产生误差。如果这些谐波失真项过大而无法接受,可以使用抗混叠滤波器使其下降。下一个设计示例中将考虑抗混叠和输出滤波器要求。



图 4. 简化 LVDT 位置检测电路

## LVDT 设计示例

图 4 显示的是一个同步解调电路,该电路可从线性可变位移变压器(LVDT,一种特殊的绕线变压器,具有活动内核,贴在待测位置)提取位置信息。激励信号施加于初级端。次级端电压随内核位置成比例变化。

LVDT 的类型有很多,此外提取位置信息的方法也各不相同。该电路采用 4 线模式 LVDT。将两个 LVDT 的次级输出相连使其电压相反,从而执行减法。当 LVDT 内核位于零点位置时,次级端上的电压相等,绕组上的电压差为零。随着内核从零点位置开始移动,次级绕组上的电压差也随之增加。LVDT 输出电压符号根据方向而改变。本例选择的 LVDT 测量±2.5 mm 满量程内核位移。电压传递函数为 0.25,意味着当内核偏离中心 2.5 mm时,施加于初级端的每伏特电压的差分输出等于 250 mV。

# 集成式同步解调器

ADA2200 集成式同步解调器采用独特的电荷共享技术来执行模拟域内的分立式时间信号处理。该器件的信号路径由输入缓冲器、FIR 抽取滤波器(进行抗混叠滤波)、可编程 IIR 滤波器、相敏检波器以及差分输出缓冲器组成。其时钟生成功能可将激励信号与系统时钟同步。通过 SPI 兼容接口可配置可编程特性。



图 5. ADA2200 同步解调器

24 位 Σ-Δ 型 ADC AD7192 生成的 4.92 MHz 时钟用作主机时钟。 ADA2200 生成滤波器和 PSD 时钟所需的一切内部信号,此外还在 RCLK 引脚上生成激励信号。该器件将主机时钟进行 1024 分频,以便生成 4.8 kHz 信号,控制 CMOS 开关。CMOS 开关将低噪声 3.3 V 源转换为 LVDT 的方波激励信号。用于激励源的 3.3 V 电源还用作 ADC 基准电压源,因此电压源中的一切漂移都不会降低测量精度。在满量程位移处,LVDT 输出 1.6 V 峰峰值输出电压。

# 抗混叠滤波

LVDT 输出和 ADA2200 输入之间的 RC 网络为 LVDT 输出信号 提供低通滤波,同时产生使解调器输出信号最大所需的相对相移。如前所述,图 2b显示了最大 PSD 输出发生在相对相移为 0°或 180°处。ADA2200 具有 90°相位控制,因而还可以使用±90°相对相位失调。

解调频率奇数倍的信号能量将出现在输出滤波器的通带内。FIR 抽取滤波器实现抗混叠滤波,能为这些频率提供至少50dB衰减。

如有需要, IIR 滤波器可提供额外的滤波或增益。由于 IIR 滤波器在相敏检波器前面,其相位响应将会影响 PSD 信号输出带宽。设计滤波器响应时,必须考虑这一点。

#### 输出滤波器

应选择输出滤波器的通带,使其匹配待测参数的带宽,但限制系统的宽带噪声。输出低通滤波器必须还要能够抑制 PSD 偶数倍产生的输出杂散。

该电路使用  $\Sigma$ - $\Delta$  型 ADC AD7192 内置的 LPF。它可以通过编程 实现  $sinc^3$  或  $sinc^4$  响应,并且传递函数在输出数据速率的倍数处 为零。

图 6 显示了归一化为 ADC 输出数据速率的 sinc<sup>3</sup> 传输函数。

将 ADC 的输出数据速率设为解调频率可以抑制 PSD 输出杂散。 ADC 的可编程输出数据速率用作可选带宽输出滤波器。可用的输出数据速率( $f_{DATA}$ )为 4.8 kHz/n, 其中  $1 \le n \le 1023$ 。因此,ADC 对每个输出数据数值的 n 个解调时钟周期内求解调器输出的平均值。由于主机时钟和 ADC 时钟同步,ADC 输出滤波器传递函数的零点将直接落在调制频率的每一个谐波上,并且抑制任意 n 值的所有输出杂散。



图 6. AD7192 sinc3 滤波器传递函数

可编程输出数据速率具有噪声和带宽/建立时间之间的直观 权衡取舍关系。输出滤波器噪声带宽为0.3×f<sub>DATA</sub>、3dB频率 为0.272×f<sub>DATA</sub>,建立时间为3/f<sub>DATA</sub>。

在最高 4.8 kHz 输出数据速率下,ADC 数字滤波器具有 1.3 kHz 左右的 3 dB 带宽。在不超过此频率的范围内,解调器和 ADC 之间的 RC 滤波器相对平坦,最大程度降低了 ADC 的带宽要求。在最大数据速率较低的系统中,RC 滤波器转折频率可以按比例降低。

## 噪声性能

该电路的输出噪声是 ADC 输出数据速率的函数。表 1 显示数字 化数据相对于 ADC 采样速率的有效位数,假设满量程输出电压 为 2.5 V。噪声性能与 LVDT 内核位置无关。

表 1. 噪声性能与带宽的关系

| ADC 数据速率<br>(SPS) | 输出带宽<br>(Hz) | ENOB (rms) | ENOB<br>(p-p) |
|-------------------|--------------|------------|---------------|
| 4800              | 1300         | 13.8       | 11.3          |
| 1200              | 325          | 14.9       | 12.3          |
| 300               | 80           | 15.8       | 13.2          |
| 75                | 20           | 16.2       | 13.5          |

如果 ADA2200 输出噪声与频率无关,则预计有效位数将在输出数据速率每 4×下降时增加一位。ENOB 在较低输出数据速率下不会上升太多,这是由于 ADA2200 输出驱动器的 1/f 噪声所导致的,该噪声在较低的输出数据速率下成为噪底的主要成分。

# 线性度

首先在±2.0 mm 内核位移处执行一次两点校准即可测量线性度结果。由这些测量结果可确定斜率和失调,从而实现最佳直线拟合。然后,在±2.5 mm 满量程范围内测量内核位移。从直线数据中减去测量数据即可确定线性度误差。



图 7. 位置线性度误差与 LVDT 内核位移的关系

用于电路评估的 E 系列 LVDT 线性度额定值为±0.5% (±2.5 mm 位移范围) 电路性能超过了 LVDT 的规格。

#### 功耗

电路总功耗为 10.2 mW,包括驱动 LVDT 的 6.6 mW 以及电路其余部分的 3.6 mW。电路 SNR 可以通过增加 LVDT 激励信号而得到改善,但代价是功耗更高。或者,可以通过降低 LVDT 激励信号从而降低功耗,同时使用低功耗双通道运算放大器来放大 LVDT 输出信号,以便保留电路的 SNR 性能。

## 结论

同步解调可以解决很多传感器信号调理所共有的特性挑战。低于1 MHz 激励频率且动态范围要求为 80 dB 至 100 dB 的系统可以采用低成本、低功耗模拟电路;该方法所需的数字后处理极少。了解相敏检波器的工作原理以及传感器输出端的噪声特性是确定系统滤波器要求的关键。

# 参考文献

Meade, M.L。*锁定放大器:原理与应用。*Peter Peregrinus Ltd., 1983 年。

精密调制器/解调器。

利用同步解调技术实现传感器信号调理。

UG-702: ADA2200 同步解调器评估板。

UG-787: ADA2200 同步解调器软件可编程评估板。







Brian Harrington [brian.harrington@analog.com]是 ADI 公司马萨诸塞州剑桥市模拟车库部门(Analog Garage division)的应用工程师。Brian 于 1994 年加入 ADI 公司,拥有多种应用工作经验,包括帮助客户设计 ADSL 调制解调器芯片组、高速 DAC、MxFE 以及其他 IC。



**Brian Harrington**